计算机组成原理习题第三章
第三章一.填空题
1.在多级存储体系中,cache的主要功能是,虚拟存储器的主要功能是
2.SRAM靠存储信息,DRAM靠存储信息。存储器需要定时刷新。
3.动态半导体存储器的刷新一般有、和4.一个512KB的存储器,其地址线和数据线的总和是
5.若RAM芯片里有1024个单元,用单译码方式,地址译码器有条输出线;用双译码方式,地址译码器有条输出线。6.高速缓冲存储器中保存的信息是主存信息的
7.主存、快速缓冲存储器、通用寄存器、磁盘、磁带都可用来存储信息,按存取时间由快至慢排列,其顺序是
8.、和组成三级存储系统,分级的目的是9.动态半导体存储器的刷新一般有和两种方式,之所以刷新是因为
10.用1K某1位的存储芯片组成容量为64K某8位的存储器,共需片,若将这些芯片分装在几块板上,设每块板的容量为4K某8位,则该存储器所需的地址码总位数是,其中位用于选板,位用于选片,位用于存储芯片的片内地址。
11.最基本的数字磁记录方式、、、、、和六种。
12.缓存是设在和之间的一种存储器,其速度匹配,其容量与有关。
13.Cache是一种存储器,用来解决CPU与主存之间不匹配的问题。现代的Cache可分为和两级,并将和分开设置。
14.计算机系统中常用到的存储器有:(1)SRAM,(2)DRAM,(3)Flah,(4)EPROM,(5)硬盘存储器,(6)软盘存储器。其中非易失的存储器有:
具有在线能力的有;可以单字节修改的有:可以快速读出的存储器包括
15.反映存储器性能的三个指标是、、和,为了解决这三方面的矛盾,计算机采用体系结构。
16.存储器的带宽是指,如果存储周期为TM,存储字长为n位则存储器带宽位,常用的单位是或为了加大存储器的带宽可采用、和
17.一个四路组相联的Cache共有64块,主存共有8192块,每块32个字。则主存地址中的主存字块标记为位,组地址为位,字块内地址为位。
18.在虚拟存储器系统中,CPU根据指令生成的地址是,经过转化后的地址是二.选择题
1.在磁盘和磁带这两种磁介质存储器中,存取时间与存储单元的物理位置有关,按存储方式分
A.二者都是顺序存取B.二者都是直接存取
C.磁盘是直接存取,磁带是顺序存取D.磁带是直接存取,磁盘是顺序存取2.存储器进行一次完整的读写操作所需的全部时间称为A.存取时间B.存取周期C.CPU周期D.机器周期
3.若存储周期250n,每次读出16位,则该存储器的数据传送率为A.4某106B/B.4MB/C.8某106B/D.8MB/4.用户程序所放的主存空间属于
A.随机存取存储器B.只读存储器C.顺序存取存储器D.直接存取存储器5.以下哪种类型的存储器速度最快A.DRAMB.ROMC.EPROMD.SRAM
6.下述说法中正确的是
A.半导体RAM信息可读可写,且断电后仍能保持记忆B.动态RAM是易失性RAM,而静态RAM中的存储信息是不易失
rom是什么C.半导体RAM是易失性RAM,但只要电源不断电所存信息是不丢失的D.半导体RAM是非易失性的RAM
7.若数据在存储器中采用以低字节地址为字地址的存放方式,则十六进制数12345678H的存储字节顺序按地址由小到大依次为A.12345678B.78563412C.87654321D.34127856
8.在对破坏性读出的存储器进行读写操作时,为持续原存信息不变,必须辅以的操作是
A.刷新B.再生C.写保护D.主存校验
9.SRAM芯片,其容量为1024某8,除电源和接地端外,该芯片最少引出线数为
A.16B.17C.20D.2110.存储器容量为32K某16,则
A.地址线为16根,数据线为32根B.地址线为32根,数据线为16根C.地址线为15根,数据线为16根D.地址线为16根,数据线为15根11.某计算机字长为32位,存储器容量为4MB,按字编址,其寻址范围是0到
A.220-1B.221-1C.223-1D.224-112.设机器字长为32位,一个容量为16MB的存储器,CPU按半字寻址,其可寻址的单元数是
A.224B.223C.222D.22113.下列说法正确的是
A.EPROM是可改写的,因而也是随机存储器的一种B.EPROM是可改写的,但它不能用作为随机存储器用
C.EPROM只能改写一次,故不能作为随机存储器用
D.EPROM是只能改写一次的只读存储器14.存储器采用部分译码法片选时
A.不需要地址译码器B.不能充分利用存储器空间C.会产生地址重叠D.CPU的地址线全参与译码15.双端口存储器发生读写冲突的情况是
A.左端口与右端口地址码不同B.左端口与右端口地址码相同C.左端口与右端口数据码相同D.左端口与右端口数据码不同16.如果一个存储单元被访问,则可能这个存储单元会很快的再次被访问,这称为
A.时间局部性B.空间局部性C.程序局部性D.数据局部性17.在主存和CPU之间增加高速缓冲存储器的目的是A.解决CPU和主存之间的速度匹配问题B.扩大主存容量
C.扩大CPU通用寄存器的数目D.既扩大主存容量又扩大CPU中通用寄存器的数量
18.在程序的执行过程中,cache与主存的地址映射是由A.操作系统来管理的B.程序员调度的C.由硬件自动完成的D.由软硬件共同完成的
19.容量为64块的cache采用组相连映射方式,字块大小为128个字,每4块为一组。若主存4096块,且以字编址,那么主存地址和主存标记的位数分别为
A.16,6B.17,6C.18,8D.19,820.采用虚拟存储器的目的是
A.提高主存的速度B.扩大辅存的存取空间C.扩大主存的寻址空间D.扩大存储器的寻址空间21.下列关于虚拟存储器的论述中,正确的是A.对应用程序员透明,对系统程序员不透明B.对应用程序员不透明,对系统程序员透明
C.对应用程序员、系统程序员都不透明D.对应用程序员、系统程序员都透明
22.在虚拟存储器中,辅存的编址方式是A.按信息块编址B.按字编址C.按字节编址D.按位编址
23.虚拟存储器中的页表有快表和慢表之分,下面关于页表的叙述中正确的是
版权声明:本站内容均来自互联网,仅供演示用,请勿用于商业和其他非法用途。如果侵犯了您的权益请与我们联系QQ:729038198,我们将在24小时内删除。
发表评论