期末试卷七
一.选择题(每小题1分,共20分)
1. 1. 目前的计算机中,代码形式是目前的计算机中,代码形式是目前的计算机中,代码形式是__________________。。
A .指令以二进制形式存放,数据以十进制形式存放.指令以二进制形式存放,数据以十进制形式存放
B .指令以十进制形式存放,数据以二进制形式存放.指令以十进制形式存放,数据以二进制形式存放
C .指令和数据都以二进制形式存放.指令和数据都以二进制形式存放
D .指令和数据都以十进制形式存放.指令和数据都以十进制形式存放
2. 2. 完整的计算机系统应包括完整的计算机系统应包括完整的计算机系统应包括__________________。。 A .运算器.运算器 存储器存储器存储器 控制器控制器控制器 B B B.外部设备和主机.外部设备和主机.外部设备和主机
C .主机和应用程序.主机和应用程序
D D D.配套的硬件设备和软件系统.配套的硬件设备和软件系统.配套的硬件设备和软件系统
3. 3. 下列数中最大的是下列数中最大的是下列数中最大的是__________________。。
A .(1001010110010101))2
B B..(227227))8
C C..(9696))16
D D..(143143))10
4. 4. 设寄存器位数为设寄存器位数为8位,机器数采用补码形式(一位符号位),对应于十进制数,对应于十进制数-27-27-27,寄存,寄存器内为器内为__________________。。
A .(2727))16
B B..(9B 9B))16
C C..(E5E5))16
D D..(5A 5A))16
5. 5. 计算机的存储器系统是指计算机的存储器系统是指计算机的存储器系统是指__________________。。
A .RAM 存储器存储器
B B B..ROM 存储器存储器
C C C.主存储器.主存储器.主存储器
D D D.主存储器和外存储器.主存储器和外存储器.主存储器和外存储器
6. 6. 算术算术算术//逻辑运算单元74181ALU 可完成可完成__________________。。
A .16种算术运算功能种算术运算功能
B B B..16种逻辑运算功能种逻辑运算功能
C .16种算术运算功能和16种逻辑运算功能种逻辑运算功能 D
D D..4位乘法运算功能和除法运算功能 7. 7. 某机字长某机字长32位,存储容量1MB 1MB,若按字编址,它的寻址范围是,若按字编址,它的寻址范围是,若按字编址,它的寻址范围是__________________。。
A . 1M
B B 1MB B.. 512KB
C 512KB C.. 256K
D 256K D.. 256KB
8. 8. 常用的虚拟存储系统由常用的虚拟存储系统由常用的虚拟存储系统由__________________两级存储器组成。两级存储器组成。两级存储器组成。
A .主存—辅存.主存—辅存
B B B.快存—主存.快存—主存.快存—主存
C C C.快存—辅存.快存—辅存.快存—辅存
D D D.通用寄存器—主存.通用寄存器—主存.通用寄存器—主存
9. 9. 变址寻址方式中,操作数的有效地址等于变址寻址方式中,操作数的有效地址等于变址寻址方式中,操作数的有效地址等于__________________。。
A .基值寄存器内容加上形式地址.基值寄存器内容加上形式地址
B B B.堆栈指示器内容加上形式地址.堆栈指示器内容加上形式地址.堆栈指示器内容加上形式地址
C .变址寄存器内容加上形式地址.变址寄存器内容加上形式地址
D D D.程序计数器内容加上形式地址.程序计数器内容加上形式地址.程序计数器内容加上形式地址
10. 10. 在虚拟存储器中,当程序正在执行时,由在虚拟存储器中,当程序正在执行时,由在虚拟存储器中,当程序正在执行时,由__________________完成地址映射。完成地址映射。完成地址映射。
A .程序员.程序员
B B B.编译器.编译器.编译器
C C C.装入程序.装入程序.装入程序
D D D.操作系统.操作系统.操作系统
11. 由于CPU 内部的操作速度较快,而CPU 访问一次主存所花的时间较长,因此机器周期通常用常用__________________来规定。来规定。来规定。
A .主存中读取一个指令字的最短时间.主存中读取一个指令字的最短时间
B B B.主存中读取一个数据字的最长时间.主存中读取一个数据字的最长时间.主存中读取一个数据字的最长时间
C .主存中写入一个数据字的平均时间.主存中写入一个数据字的平均时间
D D D.主存中取一个数据字的平均时间.主存中取一个数据字的平均时间.主存中取一个数据字的平均时间
12. 12. 异步控制常用于异步控制常用于异步控制常用于__________________作为其主要控制方式。作为其主要控制方式。作为其主要控制方式。
A .在单总线结构计算机中访问主存与外围设备时.在单总线结构计算机中访问主存与外围设备时
B B B.微型机的.微型机的CPU 控制中控制中
C .组合逻辑控制的CPU 中
D D.微程序控制器中.微程序控制器中.微程序控制器中
13. 13. 描述流水描述流水CPU 基本概念中,正确表述的句子是基本概念中,正确表述的句子是__________________。。
A. A. 流水流水CPU 是以空间并行性为原理构造的处理器是以空间并行性为原理构造的处理器
B. B. 流水流水CPU 一定是RISC 机器机器
C. C. 流水流水CPU 一定是多媒体CPU
D. D. 流水流水CPU 是一种非常经济而实用的时间并行技术是一种非常经济而实用的时间并行技术
14. 14. 多总线结构的计算机系统采用多总线结构的计算机系统采用多总线结构的计算机系统采用__________________方法,对提高系统的吞吐率最有效。方法,对提高系统的吞吐率最有效。方法,对提高系统的吞吐率最有效。 A .多端口存储器.多端口存储器 B B B.提高主存的速度.提高主存的速度.提高主存的速度
计算机的工作原理C .交叉编址多模存储器.交叉编址多模存储器
D D D.高速缓冲存储器.高速缓冲存储器.高速缓冲存储器
15. 15. 描述描述PCI 总线中基本概念正确的句子是总线中基本概念正确的句子是__________________。。
A.A. PCI 总线是一个与处理器有关的高速外围总线总线是一个与处理器有关的高速外围总线
B.B. PCI 总线的基本传输机制是猝发式传输总线的基本传输机制是猝发式传输
C.C. PCI 设备不是主设备设备不是主设备
D.D. 系统中只允许有一条PCI 总线总线 16. 16. 当采用当采用当采用__________________对设备进行编址情况下,不需要专门的对设备进行编址情况下,不需要专门的I/O 指令组。指令组。
A .统一编址法.统一编址法
B B B.单独编址法.单独编址法.单独编址法
C C C.两者都是.两者都是.两者都是
D D D.两者都不是.两者都不是.两者都不是
17. CRT 的分辨率为10241024××1024像素,像素颜数为256256,则刷新存储器的容量是,则刷新存储器的容量是,则刷新存储器的容量是__________________。。
A .512K
B B 512KB B..1MB
C 1MB C..256KB
D 256KB D..2MB
18. 18. 一张一张3.5英寸软盘的存储容量为英寸软盘的存储容量为__________________,每个扇区存储的固定数据是,每个扇区存储的固定数据是,每个扇区存储的固定数据是__________________。。
A .1.44M
B 512B B 1.44MB 512B B..1MB 1024B
C 1MB 1024B C..2MB 256B
D 2MB 256B D..1.44MB 512KB
19. 19. 下面叙述的概念中下面叙述的概念中下面叙述的概念中__________________是正确的。是正确的。是正确的。 A .总线一定要和接口相连.总线一定要和接口相连 B B B.接口一定要和总线相连.接口一定要和总线相连.接口一定要和总线相连
C .通道可以代替接口.通道可以代替接口
D D D.总线始终由.总线始终由CPU 控制和管理控制和管理
20. IEEE1394的高速特性适合于新型高速硬盘和多媒体数据传输,它的数据传输率可以是____________。。
A .100兆位兆位//秒
B B..200兆位兆位//秒
C C..400兆位兆位//秒
D D..300兆位兆位//秒
二.填空题(每空1分,共20分)
1. 2000年,超级计算机最高浮点运算速度达到每秒A.______A.______次,我国的次,我国的B.______B.______号计算号计算
机的运算速度达到3840亿次,使我国成为C.______C.______之后第三个拥有高速计算机的国家。之后第三个拥有高速计算机的国家。
2. 2. 存储存储A.______A.______并按并按B.______B.______顺序执行,这是冯•顺序执行,这是冯•诺依曼型计算机的工作原理。诺依曼型计算机的工作原理。
3. 移码表示法主要用于表示浮点数的A.______A.______码,码,以利于比较两个B.______B.______数的大小和进数的大小和进
行C.______C.______操作。操作。操作。
4. 4. 广泛使用的广泛使用的 A.______A.______和和 B.______B.______都是半导体随机读写存储器,它们共同的缺点是都是半导体随机读写存储器,它们共同的缺点是
C.______C.______。。
5. 5. 多个用户共享主存时,系统应提供多个用户共享主存时,系统应提供A.______A.______。通常采用的方法是。通常采用的方法是B.______B.______保护和保护和
C.______C.______保护,并用硬件来实现。保护,并用硬件来实现。保护,并用硬件来实现。
6. 6. 形成指令寻址的方式,称为指令寻址方式,有顺序寻址和形成指令寻址的方式,称为指令寻址方式,有顺序寻址和A.______A.______寻址两种,使用寻址两种,使用
B.______B.______来跟踪。来跟踪。来跟踪。
7. 多媒体CPU 是带有A.______A.______技术的处理器,它是一种多媒体扩展结构技术,特别适合于技术的处理器,它是一种多媒体扩展结构技术,特别适合于
B.______B.______处理。处理。处理。
8. 8. 字节多路通道可允许多个设备进行字节多路通道可允许多个设备进行A.______A.______型操作,数据传送单位是型操作,数据传送单位是B.______B.______。。
三.简答题(每小题5分,共20分)
1. 1. 举出举出CPU 中6个主要寄存器的名称及功能。个主要寄存器的名称及功能。
2. 2. 何谓“总线仲裁”?一般采用何种策略进行仲裁,简要说明它们的应用环境。何谓“总线仲裁”?一般采用何种策略进行仲裁,简要说明它们的应用环境。何谓“总线仲裁”?一般采用何种策略进行仲裁,简要说明它们的应用环境。
3. 3. 何谓何谓CRT 的显示分辨率、灰度级?的显示分辨率、灰度级?
4. CPU 响应中断应具备哪些条件?响应中断应具备哪些条件?
四.应用题(每小题5分,共40分)
1. 1. 已知已知已知 X = -0.01111,Y = +0.11001, X = -0.01111,Y = +0.11001, X = -0.01111,Y = +0.11001, 求求[X]补,[-X] 补,[Y] 补,[-Y] 补,X+Y=?,X-Y=?
2. 2. 已知:已知:已知:[X][X]补 = X 0.X 1X 2…X n ,求证:,求证:[1-X][1-X]补 = X 0.X 1 X 2…X n + 2-n
。
3. 3. 有一个有一个1024K 1024K××32位的存储器,由128K 128K××8位的DRAM 构成。构成。
问:(1)总共需要多少DRAM 芯片芯片
((2)采用异步刷新,如果单元刷新间隔不超过8ms 8ms,则刷新信号周期是多少?,则刷新信号周期是多少?,则刷新信号周期是多少?
4. 4. 指令格式如下所示,指令格式如下所示,指令格式如下所示,OP OP 为操作码字段,试分析指令格式特点为操作码字段,试分析指令格式特点 15 10 7 4 3 0
OP 源寄存器源寄存器 基值寄存器基值寄存器基值寄存器
位移量(位移量(位移量(1616位)位)
5. 5. 画出微程序控制器组成框图,说明各部分功能。画出微程序控制器组成框图,说明各部分功能。画出微程序控制器组成框图,说明各部分功能。
6. 6. 某总线在一个总线周期中并行传送某总线在一个总线周期中并行传送4个字节的数据,假设一个总线周期等于一个时钟周期,总线时钟频率为66MHz 66MHz,求总线带宽是多少?,求总线带宽是多少?,求总线带宽是多少?
7. 用多路DMA 控制器控制光盘、软盘、打印机三个设备同时工作。光盘以30μs 的间隔向控制器发DM
A 请求,软盘以60μs 的间隔向控制器发DMA 请求,打印机以180μs 的间隔发DMA 请求。假设DMA 控制器完成一次DMA 传送时间为5μs,s,请画出多路请画出多路DMA 控制器的工作时空图。
8. CD 8. CD--ROM 光盘的外缘有5mm 的范围因记录数据困难,一般不使用,故标准的播放时间为60分钟。请计算模式2情况下光盘存储容量是多少?情况下光盘存储容量是多少?
期末试卷七答案
一. 选择题
1. C
2. D
3. B
4. C
5. D
6. C
7. C
8. A 9. C 10. D 11. A 12. A 13. D 14. A
15. B 16. A 17. B 18. A 19. B 20. A 15. B 16. A 17. B 18. A 19. B 20. A、、B 、C
二. 填空题
1. A.1万亿万亿 B. B. B.神威神威神威 C. C. C.美国、日本美国、日本美国、日本
2. A.2. A.程序程序程序 B. B. B.地址地址地址
3. A.3. A.阶码阶码阶码 B. B. B.指指 C. C.对阶对阶对阶
4. A.SRAM B.DRAM C.4. A.SRAM B.DRAM C.断电后不能保存信息断电后不能保存信息断电后不能保存信息
5. A.5. A.存储保护存储保护存储保护 B. B. B.存储区域存储区域存储区域 C. C. C.访问方式访问方式访问方式
6. A.6. A.跳跃跳跃跳跃 B. B. B.程序计数器程序计数器程序计数器
7. A.MMX B.7. A.MMX B.图像数据图像数据图像数据
8. A.8. A.传输传输传输 B. B. B.字节字节字节
三. 简答题
1. CPU 有以下寄存器:有以下寄存器:
(1) 指令寄存器(IR ):用来保存当前正在执行的一条指令。:用来保存当前正在执行的一条指令。
(2) 程序计数器(PC ):用来确定下一条指令的地址。:用来确定下一条指令的地址。 (3) 地址寄存器(AR ):用来保存当前CPU 所访问的内存单元的地址。所访问的内存单元的地址。
(4) 缓冲寄存器(DR ):
<1>作为CPU 和内存、外部设备之间信息传送的中转站。和内存、外部设备之间信息传送的中转站。 <2>补偿CPU 和内存、外围设备之间在操作速度上的差别。和内存、外围设备之间在操作速度上的差别。
<3>在单累加器结构的运算器中,缓冲寄存器还可兼作为操作数寄存器。在单累加器结构的运算器中,缓冲寄存器还可兼作为操作数寄存器。 (5) 通用寄存器(AC ):当运算器的算术逻辑单元(ALU )执行全部算术和逻辑运
算时,为ALU 提供一个工作区。提供一个工作区。
(6) 状态条件寄存器:保存由算术指令和逻辑指令运行或测试的结果建立的各种条状态条件寄存器:保存由算术指令和逻辑指令运行或测试的结果建立的各种条
件码内容。除此之外,还保存中断和系统工作状态等信息,以便使CPU 和系统
能及时了解机器运行状态和程序运行状态。能及时了解机器运行状态和程序运行状态。
2. 2. 解:连接到总线上的功能模块有主动和被动两种形态。主方可以启动一个总线周期,而解:连接到总线上的功能模块有主动和被动两种形态。主方可以启动一个总线周期,而从方只能响应主方的请求。从方只能响应主方的请求。每次总线操作,每次总线操作,只能有一个主方占用总线控制权,只能有一个主方占用总线控制权,但同一时间里但同一时间里可以有一个或多个从方。可以有一个或多个从方。
除CPU 模块外,I/O 功能模块也可以提出总线请求。为了解决多个主设备同时竞争总线控制权,必须
具有总线仲裁部件,以某种方式选择其中一个主设备作为总线的下一次主方。
一般来说,采用优先级或公平策略进行仲裁。在多处理器系统中对CPU 模块的总线请求采用公平原则处理,而对I/O 模块的总线请求采用优先级策略。模块的总线请求采用优先级策略。
3. 解:分辨率是指显示器所能表示的像素个数。像素越密,分辨率越高,图像越清晰。分辨率取决于显像管荧光粉的粒度、荧光屏的尺寸和CRT 电子束的聚焦能力。同时刷新存储器要有与显示像素数相对应的存储空间,用来存储每个像素的信息。器要有与显示像素数相对应的存储空间,用来存储每个像素的信息。
灰度级是指黑白显示器中所显示的像素点的亮暗差别,在彩显示器中则表现为颜的不同。灰度级越多,图像层次越清楚逼真。的不同。灰度级越多,图像层次越清楚逼真。
4. 解:(1)在CPU 内部设置的中断屏蔽触发器必须是开放的。内部设置的中断屏蔽触发器必须是开放的。
(2)(2)外设有中断请求时,中断请求触发器必须处于“外设有中断请求时,中断请求触发器必须处于“外设有中断请求时,中断请求触发器必须处于“11”状态,保持中断请求信号。”状态,保持中断请求信号。
(3)(3)外设(接口)中断允许触发器必须为“外设(接口)中断允许触发器必须为“外设(接口)中断允许触发器必须为“11”,这样才能把外设中断请求送至CPU CPU。。
(4)(4)当上述三个条件具备时,当上述三个条件具备时,当上述三个条件具备时,CPU CPU 在现行指令结束的最后一个状态周期响应中断。在现行指令结束的最后一个状态周期响应中断。
四. 应用题
1. 1. 解:解:解:[X][X]补=1.10001 [-X] 补=0.01111 [Y] 补=0.11001 [-Y] 补=1.00111
[X]补=11.10001 [X]补=11.10001
+[Y]补=00.11001 +[-Y]补=11.00111
00.01010 10.11000
X+Y=+0.01010 X-Y X+Y=+0.01010 X-Y 结果发生溢出结果发生溢出结果发生溢出
2. 2. 证明:因为证明:因为证明:因为[1-X][1-X]补 = [1]补 + [-X]补 = 1 + X 0. X 1 X 2 … X n + 2-n
1 + X 0 = X 0
所以所以所以 [1-X] [1-X]补 = 1 + X 0. X 1 X 2 … X n + 2-n = X 0. X 1 X 2…X n + 2-n
3. 3. ((1)DRAM 芯片容量为128K 128K××8位 = 128KB
存储器容量为存储器容量为1024K 1024K××32位 = 1024K = 1024K××4B =4096KB
所需芯片数所需芯片数 4096KB 4096KB 4096KB÷÷128KB = 32片
((2)对于128K 128K××8位的DRAM 片子,片子,选择一行地址进行刷新,选择一行地址进行刷新,选择一行地址进行刷新,取刷新地址取刷新地址A8A8——A0A0,,则8ms
内进行512个周期的刷新。按此周期数,个周期的刷新。按此周期数,512512512××4096 = 128KB 128KB,对一行上的,对一行上的4096个存储元同时进行刷新。采用异步刷新方式刷新信号的周期为储元同时进行刷新。采用异步刷新方式刷新信号的周期为 8ms 8ms 8ms÷÷512 = 15.6μs
4. 4. 解:解:(1)双字长二地址指令,用于访问存储器。)双字长二地址指令,用于访问存储器。
(2)操作码字段OP 为6位,可以指定64种操作。种操作。
(3)一个操作数在源寄存器(共16个),另一个操作数在存储器中(由基值寄存器和位移量决定),所以是RS 型指令。型指令。
5.5.解:解:
图C7.1
(1)控制存储器)控制存储器 用来存放实现全部指令系统的所有微程序。用来存放实现全部指令系统的所有微程序。用来存放实现全部指令系统的所有微程序。
((2)微指令寄存器)微指令寄存器 用来存放由控制存储器读出的一条微指令信息。用来存放由控制存储器读出的一条微指令信息。
((3)地址转移逻辑地址转移逻辑 在一般情况下,
微指令由控制存储器读出后直接给出下一条微指令地址,这个微地址信息就存放在微地址寄存器中,这个微地址信息就存放在微地址寄存器中,如果微程序不出现分支,如果微程序不出现分支,如果微程序不出现分支,那么下一条微那么下一条微指令的地址就直接由微地址寄存器给出。当出现分支时,由地址转移逻辑自动完成修改微地址的任务。微地址的任务。
6. 6. 解:设总线带宽用解:设总线带宽用Dr 表示,总线时钟周期用T=1/f 表示,一个周期传送的数据量用D 表示,根据总线带宽定义,有:表示,根据总线带宽定义,有:
Dr = D/T = D Dr = D/T = D××f = 4B f = 4B××6666××106/s = 264MB/s
7.7. 解:
版权声明:本站内容均来自互联网,仅供演示用,请勿用于商业和其他非法用途。如果侵犯了您的权益请与我们联系QQ:729038198,我们将在24小时内删除。
发表评论