研究生入学试卷(四)
一、填空题
1 IEEE6754标准规定的64位浮点数格式中,符号位为1位,阶码为11位,尾数为52位。则它所能表示的最大规格化正数为( )。
2 直接使用西文键盘输入汉字,进行处理,并显示打印汉字,要解决汉字的( )、( )和( )三种不同用途的编码。
3 数的真值变成机器码时有四种表示方法,即( )表示法,( )表示法,( )表示法,( )表示法。
4 主存储器的技术指标有( ),( ),( ),( )。
5 cache和主存构成了( ),全由( )来实现。
6 根据通道的工作方式,通道分为( )通道和( )通道两种类型。
7 SCSI是( )I/O标准接口,IEEE1394是( )I/O标准接口。
8 某系统总线的一个存取周期最快为3个总线时钟周期,总线在一个总线周期中可以存取32位数据。如总线的时钟频率为8.33MHz,则总线的带宽是( )。
9 操作系统是计算机硬件资源管理器,其主要管理功能有( )管理、( )管理和( )管理。
10 安腾处理机采用VLIW技术,编译器经过优化,将多条能并行执行的指令合并成一个具有( )的超长指令字,控制多个独立的( )同时工作。
二、证明题
设 [x]补 = x0x1x2...xn , 求证:
三、设计题
CPU的地址总线16根(A15 –A0,A0 是低位),双向数据总线16根(D15-D0),控制总线中与主存有关的信号有\MREQ(允许访存,低电平有效),R/W(高电平读命令,低电平写命令)。主存地址空间分配如下:0计算机的工作原理~8191为系统程序区,由EPROM芯片组成,从
8192起一共32k地址空间为用户程序区,最后(最大地址)4k地址空间为系统程序工作区。上述地址为10进制,按字编址。现有如下芯片:
EEPROM:8K *16位(控制端仅有CS(电平有效)),16位*8位
SRAM: 16K*1位 ,2K*8位,4K*16位,8K*16位
请从上述芯片中选择芯片设计该计算机主存储器,画出主存逻辑框图,注意画选片逻辑(可选用门电路及译码器)。
四、分析题
在决定一台计算机采用何种寻址方式时,总要做出各种各样的权衡,在下列每种情况下,具体的考虑是什么?
⑴单级间接寻址方式作为一种方式,提出来的时候,硬件变址寄存器被认为是一种成本很高的方法,随LSI电路的问世,硬件成本大降,试问:现在是不是使用变址寄存器更为可取?
⑵已知一台16位计算机配有16个通用寄存器。请问:是否有一个简单的硬件设计规则,使我们可以指定这个通用寄存器组的某些寄存器来进行20位的存储器寻址?参与这种寻址的通用寄存器该采用什么办法区分出来?
五、设计题
时序产生器需要在一个CPU周期中产生四个等间隔的节拍脉冲信号:T1,T2,T3,T4,其脉冲宽度均为200ns,请设计时序逻辑电路(考虑启停控制逻辑)。
六、分析题
设F为多处理机系统中n台处理机可以同时执行的程序代码的百分比,其余代码必须用单台处理机顺序执行。每台处理机的执行速率为xMIPS(每秒百万条指令),并假设所有处理机的处理能力相同。
试用参数n,F,x推导出系统专门执行该程序时的有效MIPS速率表达式。
版权声明:本站内容均来自互联网,仅供演示用,请勿用于商业和其他非法用途。如果侵犯了您的权益请与我们联系QQ:729038198,我们将在24小时内删除。
发表评论