本科生期末试卷(一)
一、选择题(每小题1分,共15分)
1 从器件角度看,计算机经历了五代变化。但从系统结构看,至今绝大多数计算机仍属于( B )计算机。
A 并行 B 冯·诺依曼 C 智能 D 串行
2 某机字长32位,其中1位表示符号位。若用定点整数表示,则最小负整数为( A )。
A -(231-1) B -(230-1) C -(231+1) D -(230+1)
3 以下有关运算器的描述,( C )是正确的。
A 只做加法运算
B 只做算术运算
C 算术运算与逻辑运算
D 只做逻辑运算
4 EEPROM是指(D )。
A 读写存储器 B 只读存储器
C 闪速记忆体 D 电擦除可编程只读存储器
5 常用的虚拟存储系统由( B )两级存储器组成,其中辅存是大容量的磁表面存储器。
A cache-主存 B 主存-辅存 C cache-辅存 D 通用寄存器-cache
6 RISC访内指令中,操作数的物理位置一般安排在( C )。
计算机的工作原理A 栈顶和次栈顶
B 两个主存单元
C 一个主存单元和一个通用寄存器
D 两个通用寄存器
7 当前的CPU由(B )组成。
A 控制器
B 控制器、运算器、cache
C 运算器、主存
D 控制器、ALU、主存
8 流水CPU是由一系列叫做“段”的处理部件组成。和具备m个并行部件的CPU相比,一个m段流水CPU的吞吐能力是( D )。A 具备同等水平 B 不具备同等水平C 小于前者D 大于前者
9 在集中式总线仲裁中,( C )方式回应时间最快。
A 独立请求 B 计数器定时查询 C 菊花链
10 CPU中跟踪指令后继地址的寄存器是( C )。
A 地址寄存器 B 指令计数器 C 程序计数器 D 指令寄存器
11 从信息流的传输速度来看,( A )系统工作效率最低。
A 单总线 B 双总线C 三总线 D 多总线
12 单级中断系统中,CPU一旦回应中断,立即关闭(C )标志,以防止本次中断服务结束前同级的其他中断源产生另一次中断进行干扰。
A 中断允许 B 中断请求 C 中断屏蔽 D DMA请求
13 安腾处理机的典型指令格式为( A)位。
A 32位 B 64位 C 41位 D 48位
14 下面操作中应该由特权指令完成的是( )。
A 设置定时器的初值 B 从用户模式切换到管理员模式C 开定时器中断 D 关中断
15 下列各项中,不属于安腾体系结构基本特征的是( )。
A 超长指令字B 显式并行指令计算C 推断执行 D 超线程
二、填空题(每小题2分,共20分)
1 字符信息是符号数据,属于处理(非数值 )领域的问题,国际上采用的字符系统是七单位的( ASCII )码。
2 按IEEE754标准,一个32位浮点数由符号位S(1位)、阶码E(8位)、尾数M(23位)三个域组成。其中阶码E的值等于指数的真值( e )加上一个固定的偏移值( 127)。
3 双端口存储器和多模块交叉存储器属于并行存储器结构,其中前者采用(空间)并行技术,后者采用(时间)并行技术。
4 虚拟存储器分为页式、(端)式、(段页)式三种。
5 安腾指令格式采用5个字段:除了操作码(OP)字段和推断字段外,还有3个7位的( )字段,它们用于指定( )2个源操作数和1个目标操作数的地址。
6 CPU从存储器取出一条指令并执行该指令的时间称为(指令),它常用若干个(时钟周期)来表示。
7 安腾CPU中的主要寄存器除了128个通用寄存器、128个浮点寄存器、128个应用寄存器、1个指令指针寄存器(即程序计数器)外,还有64个(推断寄存器)和8个( )。
8 衡量总线性能的重要指标是(带宽),它定义为总线本身所能达到的最高传输速率,单位是(Mbps)。
9 DMA控制器按其结构,分为(选择型)DMA控制器和(多路型)DMA控制器。前者适用于高速设备,后者适用于慢速设备。
10 64位处理机的两种典型体系结构是(MIPS)和(RICS)。前者保持了与IA-32的完全兼容,后者则是一种全新的体系结构。
三、简答题(每小题8分,共16分)
1 CPU中有哪几类主要寄存器,用一句话回答其功能。
答:1.数据缓冲寄存器(DR)2.指令寄存器(IR)3.程序计数器(PC)4.地址寄存器(AR)5.累加寄存器(AC)
6.状态条件寄存器(PSW)。功能:进行算数运算与逻辑运算
2 指令和数据都用二进制代码存放在存储器中,从时空观角度回答CPU如何区分读出的代码是指令还是数据。
答:在时间上,取址周期凑个存储器中取出的是指令,而执行周期凑个存储器取出或往存储器在写入的是数据,在空间上,从存储器中取出指令送控制器,而执行周期从存储器从取的数据送运算器、往存储器写入的数据也是来自运算器
四、计算题(10分)
设x=-15,y=+13,数据用补码表示,用带求补器的阵列乘法器求出乘积x×y,并用十进制数乘法进行验证。
六、设计题(15分)
某计算机有下图所示的功能部件,其中M为主存,指令和数据均存放在其中,MDR为主存数据寄存器,MAR为主存地址寄存器,R0~R3为通用寄存器,IR为指令寄存器,PC为程序计数器(具有自动加1功能),C、D为暂存寄存器,ALU为算术逻辑单元,移位器可左移、右移、直通传送。
⑴将所有功能部件连接起来,组成完整的数据通路,并用单向或双向箭头表示信息传送方向。
版权声明:本站内容均来自互联网,仅供演示用,请勿用于商业和其他非法用途。如果侵犯了您的权益请与我们联系QQ:729038198,我们将在24小时内删除。
发表评论